1.Caratteristiche (vedere Fig. 1 per vista esterna e tabella 1 per modelli) di Synchro / Resolver-Digital convertitore (HSDC / HRDC27 Serie)
Risoluzione: 12 bit, 14 bit | ![]() |
alta velocità di tracciamento | |
integrazione ibrida, custodia in metallo | |
Tre stati uscita latch | |
Con segnale di velocità Vel produzione | |
compatibilità indefinita con AD1740 serie |
2.Scope di applicazione di convertitori da sincro a digitale o Resolver convertitori digitali (HSDC / HRDC27 Serie)
servo sistema; antenna sistema; angolo misura; simulazione tecnologia; cannone controllo; controllo di macchine utensili industriali3.Descrizione di convertitori da sincro a digitale o Resolver convertitori digitali (HSDC / HRDC27 Serie)
HSDC / HRDC27 series è il convertitore da digitale a sincro o resolver convertitori in digitale per tracciamento continuo del servo loop di tipo ii, parallelamente latch e uscite 12 bit o 14 bit dati in codice binario naturale con 32 righe dual-in-line pacchetto metallico, presenta i vantaggi di piccolo volume, leggerezza e alta affidabilità ecc., È ampiamente applicato in tali sistemi di controllo automatico come il sistema radar, il sistema di navigazione, ecc. Il la potenza operativa adotta ± 15V e + 5V dc potenza. ci sono due tipi di segnale in uscita: tre righe segnale sincro e di riferimento (convertitore SDC ) o quattro righe resolver e segnale di riferimento (convertitore RDC ); l'uscita adotta codici digitali paralleli di sistema binario. | tabella 2 condizioni nominali e condizioni operative consigliate
| ||||||||||||
Nota: * indica che può essere personalizzato come per utente requisito. |
HSDC / HRDC27 series è il convertitore da digitale a sincro o resolver convertitori digitali per continu ous tracciamento di tipo ii s ervo loop, esso parallelamente latch e uscite 12 bit o 14 bit dati in codice binario naturale con 32 righe dual-in-line pacchetto metallico, presenta i vantaggi di piccolo volume, leggerezza e alta affidabilità ecc., È ampiamente applicato in un sistema di controllo automatico come il radar ystem, sistema di navigazione, ecc. Il la potenza operativa adotta ± 15V e + 5V dc potenza. ci sono due tipi di segnale in uscita: tre righe segnale sincro e di riferimento (convertitore SDC ) o quattro righe resolver e segnale di riferimento (convertitore RDC ); l'uscita adotta codici digitali paralleli di sistema binario. | tabella 2 condizioni nominali e condizioni operative consigliate
| |||||||||||
Nota: * indica che può essere personalizzato come per utente requisito. |
Questo series è un convertitore digitale di struttura modulare per synchro resolver con convertitore di isolamento scott a stato solido integrato, progettato secondo il principio del servo modello ii, e può realizzare un monitoraggio e una conversione continui.
l'ingresso di isolamento differenziale e l'uscita dati sono a tre stati modalità latch, adatta per segnale analogico / digitale conversione del segnale di tre fili tipo sincro e quattro fili risolutore. Con alta velocità di conversione e prestazioni stabili e affidabili, questo Il dispositivo può essere ampiamente applicato nella misurazione dell'angolo e nel sistema di controllo automatico
Questo il prodotto è fatto dal film spesso processo di integrazione ibrida ed è 32 fili immersione in metallo confezione. sia il design che la fabbricazione del prodotto soddisfano i requisiti di GJB2438A-2002 “Generale specifica per pacchetti di circuiti integrati ibridi ” e specifica specifica del prodotto.
4.Elettrico prestazioni (Tabella 2, tabella 3) di convertitori da sincro a digitale o Resolver convertitori digitali (HSDC / HRDC27 Serie)

Nota:
- Per convertitori con frequenza di 50kHz, 2kHz e altri, i parametri dinamici sono diversi e loro può essere fornito come per clienti ' requisiti;
- Personalizzazione è disponibile.
5. Funzionamento principio dei convertitori da sincro a digitale o Resolver convertitori digitali (HSDC / HRDC27 Serie)
Il segnale di ingresso sincronizzato (o segnale di ingresso di resolver) viene convertito in il segnale ortogonale attraverso il differenziale interno isolamento:

Dove, θ è l'angolo di ingresso analogico
Il angolo digitale φ di contatore reversibile interno di questi due segnali vengono moltiplicati nel moltiplicatore delle funzioni seno e coseno e vengono trattati:

Il i segnali vengono inviati all'oscillatore controllato in tensione dopo l'amplificazione, la discriminazione di fase e il filtraggio dell'integrazione, se θ-φ ≠ 0, l'oscillatore controllato in tensione emetterà un impulso per modificare i dati nel contatore reversibile, fino a θ-φ diventa zero entro la precisione del convertitore, durante questo processo, la conversione tiene traccia del cambiamento dell'angolo di input θ tutto il tempo.

metodi di trasferimento dei dati e sequenza temporale
ci sono due metodi per leggere i dati validi di converter:
(1) Inibizione metodo (sincrono lettura):
A: il convertitore è collegato a 16 bit bus. Byse 1 è connesso alla logica “1”.
l'inibizione è impostata su logica “0” da logica “1” (data bloccaggio), attendere 1μs; impostando enable a “0” logico, i dati di latch all'interno del convertitore possono essere emessi; leggi 12 bit o 14 bit dati; imposta inibizione su logica “1” in modo da essere pronti per la lettura dei successivi dati validi (vedere il diagramma della sequenza temporale del trasferimento a 16 bit).
B: il convertitore è collegato a 8 bit bus, D1 ~ D8 bit sono collegati al bus dati e gli altri sono vuoti.
l'inibizione è impostata su logica “0” da logica “1” (data bloccaggio), attendere 1μs; se si imposta enable a “0” logico, i dati di latch all'interno del convertitore possono essere emessi; se Byse1 è impostato su "1" logico, il convertitore legge direttamente il 8 bit maggiore dati, se Byse1 è impostato a "0" logico, il convertitore legge i bit rimanenti, aggiunge automaticamente zero per i bit incompleti set inibisci controllo blocco dati (Inhibit signal) alla logica “1” per essere pronti per la lettura dei successivi dati validi (vedere Fig. 3 e Fig. 4 per 8 bit tempo di trasferimento sequenza)

(2) Occupato metodo (asincrono lettura):
in modalità di lettura asincrona, inibisce il controllo del blocco dei dati (Inhibit signal) è impostato su logica "1" o vuoto, se il ciclo interno è sempre nello stato stabile o se i dati in uscita sono validi deve essere determinato dallo stato del segnale di occupato Occupato. Quando il segnale di occupato è ad alto livello, indica che i dati vengono convertiti e i dati a questo l'ora è instabile e non valida; quando il segnale di occupato è a basso livello, indica che la conversione dei dati è stata completata e i dati a questo il tempo è stabile e valido. una volta che si verifica un livello alto in occupato durante lettura, la lettura di questo l'ora non è valida. in modalità di lettura asincrona, l'uscita occupata è un treno di impulsi di TTL livello, la larghezza tra è correlata alla velocità di rotazione. Allo stesso modo, ci sono anche 8 bit e 16 bit due metodi di utilizzo del bus, al momento dell'emissione dei dati validi, anche la lettura dei dati è controllata dall'abilitazione, fare riferimento al diagramma di sequenza temporale del trasferimento dati (Fig.5 e Fig.6)

Note:
- Per 12 bit convertitore, i pin 13 e 14 rimangono scollegati.
- Per DSC convertitore, il pin 17 è lasciato scollegato.
- alimentazione alimentazione: ± 15V, + 5V, GND, la potenza deve non essere collegato al contrario, altrimenti i componenti saranno danneggiati.
- binario uscita digitale: 12 bit e 14 bit, rispettivamente.
- RHi, RLo: segnale di eccitazione ingresso.
- S1, S2, S3 e S4: ingresso del segnale di synchro o resolver. (S4 non usato per synchro)
- Occupato: segnale di occupato
- abilitare il gating dei dati
- inibire il controllo del blocco dei dati (Inhibit signal)
ad alto livello, i dati di uscita del convertitore emettono direttamente senza latching; a livello basso, i dati di uscita del convertitore sono bloccati, i dati non vengono aggiornati, ma il loop interno non viene interrotto e il monitoraggio funziona tutto il tempo. inibire il controllo del blocco dei dati (Inhibit signal) ha collegato un'elevata resistenza (se il dispositivo adotta il bus dati per emettere i dati dipende dallo stato di ).
abilitare
- Byse1: terminale di selezione bit
8.Tabella dei valori di peso dei convertitori da sincro a digitale o Resolver convertitori digitali (HSDC / HRDC27 Serie)

9.Collegamento diagramma per applicazione tipica (Fig. 9) di convertitori da sincro a digitale o Resolver convertitori digitali (HSDC / HRDC27 Serie)
oltre ad essere utilizzato direttamente nella misura precisa dell'angolo di rotazione del sincronizzatore o del resolver, il convertitore dell'angolo dell'albero può anche costituire two-speed sistema di misurazione o altro sistema di controllo della misurazione digitale di maggiore precisione. Fig.9 è un esempio di due velocità sistema composto dal converter. Il due velocità sistema stabilito sul principio della combinazione di misura grossolana e precisa ha una maggiore precisione di conversione, Fig.9 mostra il a due velocità sistema di conversione composto da due synchro (o resolver) accoppiati tramite il cambio, due SDC convertitori e un a due velocità processore HTSL19, il suo output raggiunge i 19 bit. | ![]() |
10.Pacchetto specifiche (unità: mm) (Fig.10) di convertitori da sincro a digitale o Resolver convertitori digitali (HSDC / HRDC27 Serie)
vista dal basso | vista frontale |
![]() | |
Fig.10 vista dall'esterno della confezione |
modello caso | intestazione | placcatura dell'intestazione | copertina | placcatura di copertura | materiale pin | placcatura pin | stile di tenuta | Appunti |
UP4529-32a | Kovar (4J29) | au | Ferro / lega di nichel (4J42) | au | Kovar (4J29) | au | sigillo abbinato | la placcatura del pin 23 è au |
11.Parte chiave di numerazione (Fig. 11) di convertitori da sincro a digitale o Resolver convertitori digitali (HSDC / HRDC27 Serie)

applicazione note:
- fornire l'alimentazione correttamente, su all'accensione, assicurarsi di collegare correttamente i poli positivo e negativo dell'alimentatore per paura di bruciare.
- collegamento del convertitore
Quando il convertitore è collegato a 16 bit bus dati, D1 ~ D14 o (D1 ~ D12) deve essere tutti connessi.
Il ingresso del segnale deve abbinare la fase dell'eccitazione in modo che loro può essere correttamente connesso con il convertitore, loro le fasi sono le seguenti:

Per il synchro:

Per il risolutore:

- Su insieme, la parte inferiore del prodotto deve aderire strettamente al circuito stampato in modo da evitare danni ai pin e antiurto fornitura deve essere aggiunto, se necessario.
- Quando l'utente effettua un ordine per il prodotto, gli indici dettagliati di prestazione elettrica devono fare riferimento allo standard aziendale pertinente